INTEL / ALTERA FPGA DESARROLLO SISTEMA
El DueProLogic es un FPGA completo Sistema de desarrollo diseñado para hacer que el usuario comience a aprender y creando proyectos.
DueProLogic facilita la lógica programable con un
plataforma de desarrollo inclusivo. Incluye una FPGA Intel / Altera Cyclone IV,
programación a bordo, flash configuración de cuatro megabits y
Conector SD para agregar memoria. Puede crear su código HDL,
programarlo en la flash e interactuar con el hardware
a través de una PC con Windows .
Este es el desarrollo de FPGA (Field-Programmable Gate Array) tablero y entorno de ejecución que ha estado esperando para obtener comenzó con lógica programable. |
Sistema de desarrollo DueProLogic FPGA
El DueProLogic (DPL) y su desarrollo integrado y distintivo El entorno de ejecución ha sido diseñado específicamente para sistemas eléctricos. Estudiantes de ingeniería, aficionados y emprendedores creación de prototipos / desarrollo / ejecución de proyectos que involucran lógica, con el agregado oportunidad, si fuera necesario para su proyecto, de aparearse fácilmente con una placa de microprocesador ampliamente utilizada, Arduino Due y otros ARM Compatible con Cortex. La combinación de lógica programable FPGA y El microcontrolador es inmejorable en un entorno educativo de aprendizaje para estudiantes. y en muchos otros proyectos donde cada uno puede aportar su fuerza. |
Entrenamiento FPGA
El DPL brinda a los alumnos la oportunidad de tener una práctica adecuada
enfoque al aprender lógica, explorando diferentes iteraciones de esquema / código
diseños con cargas simples del diseño y el funcionamiento de esos circuitos
con un paso relativamente fácil en tiempo de ejecución de los parámetros y datos del proyecto, y un
abundancia de encabezados que pueden interactuar con componentes externos, sin
tener que gastar cantidades excesivas de tiempo leyendo hojas de datos, diseñando
combinaciones correctas de puertas en chips de puertas múltiples, y
construir / revisar / depurar / revisar repetidamente ... tazones de espagueti de alambres y
chips en múltiples placas de prueba para conectarse a esos mismos componentes externos.
Con FPGA de DPL, los proyectos también se pueden intentar más fácilmente que se basan en
asincrónico, extremadamente rápido e incluso con múltiples lógicas concurrentes separadas
estructuras que operan en paralelo que tradicionalmente habrían requerido un
plétora de puertas de chip o múltiples microprocesadores de alta velocidad para implementar
procesos paralelos. Los circuitos lógicos se implementan dentro de la FPGA a pocos
velocidades de puerta de nanosegundos y operación altamente paralela, efectivamente unos pocos
cien MHz; Los microprocesadores a menudo se basan en un único subproceso inherentemente más lento
bucles de programa con servicio de interrupción, que suele ser mucho más lento.
La lógica programable es la tecnología actual para aprendices e implementadores de lógica,
Reemplazo de chips lógicos discretos.
Proyectos FPGA
El DPL permite que el alumno sea más productivo y se concentre mejor en el
la lógica subyacente y la integración con los aspectos no lógicos de lo no trivial
proyectos. Los proyectos y la resolución de aplicaciones del mundo real pueden implicar:
|
Descripción general de DueProLogic
El DPL es un entorno de desarrollo FPGA completo. Incluye un poderoso
Altera Cyclone IV FPGA, chip de interfaz USB de alta velocidad, interfaz de tarjeta SD completa
conector y Flash configuración de 4Mb (para FPGA). La interfaz USB
El chip es un FT2232H con canales en serie duales. Un canal está dedicado a
cargando la configuración Flash para la FPGA. El segundo canal proporciona una
Interfaz de alta velocidad para comunicaciones bidireccionales con FPGA. Una vez
La configuración Flash se carga con el código sintetizado del usuario, se reiniciará
hacer que la FPGA lea el Flash y cargue la imagen almacenada en la FPGA.
El diagrama de bloques muestra todas las partes de DueProLogic. Hay dos fuentes de alimentación principales, + 1.2V y + 3.3V. El + 1.2V alimenta el núcleo de la FPGA mientras que + 3.3V alimenta las entradas / salidas de la FPGA y proporciona potencia para circuitos de usuario. El DPL contiene dos osciladores, 66MHz y 100MHz. El oscilador de 66 MHz se utiliza para proporcionar reloj para el EPT ActiveHost USB núcleo de comunicaciones. El oscilador de 100 MHz puede ser utilizado por el usuario sincronizado utilizando uno de los módulos Clock-DLL integrados. |
Entorno de desarrollo
El Manual de usuario de DPL viene completo con instrucciones para configurar todos los
drivers, el entorno de desarrollo de Altera Quartus y empezar a crear
Proyectos FPGA. El manual del usuario guía al usuario paso a paso de principio a fin.
finalización del primer proyecto FPGA.
El kit de entorno de desarrollo de Windows incluido incluye:
Quartus II para compilar código de usuario, asignar pines, proyecto
configuración, programación y otros elementos. El kit también incluye
el núcleo EPT ActiveHost para el DPL, para facilitar
comunicación entre el PC y el DPL mientras el DPL está
ejecutar un proyecto desarrollado. El kit también EPT tiene
desarrolló un .dll que permite a Quartus II directamente
programar el DPL de la misma manera que USB-Blaster funciona con
otras placas de desarrollo pobladas de Altera.
|
Configurando la FPGA
La FPGA en el DPL se puede programar con el proyecto HDL creado por el usuario. La configuración es rápida y sencilla. Todo lo que se requiere es un cable USB estándar con un conector Micro Tipo B y el EPT Blaster Driver DLL instalado en la PC. No hay piezas adicionales para comprar, solo conéctelo en el cable USB y conecte DueProLogic a la PC. |
El Flash configuración DPL se programa usando el Quartus entorno de desarrollo y el controlador EPT Blaster. Una vez que el La configuración Flash está programada. Un reinicio hará que comience la FPGA configurándose usando el Flash . |
La placa viene precargada con Blinky, la prueba a la que pasa cada placa antes de ser enviado con espuma conductora en un control de estática. bolso. También se incluye con el producto un CD con el controladores necesarios para PC / Quartus / DPL, biblioteca, manual de usuario, Schematic (.pdf y Eagle 6.5) y proyectos de muestra, que también son disponible en el sitio web del EPT. Para ahorrar gastos y posiblemente el entorno, y porque muchos compradores ya tienen un micro-USB cable de datos, uno no está incluido. |
Especificaciones: Diseñado para ser independiente y / o acoplarse con un Arduino Due, LeafLabs Maple u Olimexino-STM32 Diseñado para ser insertado directamente en una placa de pruebas estándar, para facilitar la creación de prototipos Diseñado con el diseño de encabezado Arduino Due / Mega shield, para acomodar protectores de tipo Arduino compatibles con 3.3v, módulos enchufables EPT ofertas, o módulos que podría desarrollar utilizando estándar de 0,1 ”de paso sencillo o encabezados de pines de doble fila. Diseñado y ensamblado en los EE. UU., Fabricado para operar en la clasificación de temperatura industrial de 85 ° C, y hecho para cumplir con RoHS (sin plomo) en todo el mundo. El DPL está hecho para Acepta una conexión de cable USB estándar y una entrada de alimentación de 5-15 V CC, pero los pines lógicos del encabezado son solo compatibles con 3.3V, como la mayoría de los demás de alta velocidad productos que utilizan chips de hoy. Para hacer una placa poderosa como la DPL, no puedes hacerlo a base de 5V. Aplicar 5V a un pin conectado a la FPGA es probable que el chip cause daños permanentes al chip FPGA. |
Características de DueProLogic:
|
DueProLogic se ha documentado meticulosamente. Para el juego completo de manual de usuario, hoja de datos, esquemas y fuente Código, vaya al sitio web de earthpeopletechnology y seleccione Productos DueProLogic y desplácese hacia abajo hasta el final de la página. |
MPN | EPT-4CE6-AF-D2 |
Brand | Earth People Technology |
UPC | 720825491905 |
Country/Region of Manufacture | United States |
Platform | Intel FPGA |
Model | DueProLogic |